# Taller de Lógica Digital - Parte 2

## Organización del Computador 1

#### Primer Cuatrimestre 2023

## **Ejercicios**

## 1. Componentes de 3 estados

#### a) Completar la siguiente tabla:

| Α | $A_{en}$ | В | $B_{en}$ | C | $C_{en}$ | Estimado     | Obtenido     |
|---|----------|---|----------|---|----------|--------------|--------------|
| 0 | 0        | 0 | 0        | 0 | 0        | No Conectado | No Conectado |
| 0 | 1        | 1 | 1        | 0 | 0        | Error        | Error        |
| 1 | 0        | 1 | 0        | 1 | 0        | No Conectado | No Conectado |
| 1 | 1        | 0 | 0        | 0 | 1        | Error        | Error        |
| 0 | 1        | 0 | 1        | 0 | 1        | 0            | 0            |
| 0 | 1        | 1 | 1        | 1 | 1        | Error        | Error        |
| 1 | 0        | 1 | 1        | 1 | 0        | 1            | 1            |

## b) Completar la siguiente tabla:

| Color         | Color   Interpretación                                 |  |
|---------------|--------------------------------------------------------|--|
| Gris          | Cable sin ninguna conexion                             |  |
| Verde claro   | Que la señal es 1                                      |  |
| Verder oscuro | Que la señal es 0                                      |  |
| Azul          | La señal es indefinida o desconocida                   |  |
| Rojo          | Estan pasando dos valores distintos por el mismo cable |  |
|               |                                                        |  |

#### c) Enunciar la regla:

La condicion o regla seria la siguiente:

Si dos o mas componentes de 3 estados estan dejando pasar la señal entonces esas señales deben tener el mismo valor

#### d) Explicar cuáles son y por qué:

Las combinaciones basura son aquellas que tienen mas de un componente de 3 estados activo al mismo tiempo. Esto se debe a que son logicamente inutiles (Y la misma logica podria ser representado con menos compuertas de forma mas simple)

## 2. Transferencia entre registros

### a) Detallar entradas y salidas:

Entradas

ckl: control que determina cuando se guarda el dato de entrada Force\_input

Force\_input : data a alamcenar en los registros

en\_Force\_input: control para almacenar un valor arbitrario en el circuito

Salidas:

R0,R1,R2: de monitoreo de dato almacenado en los registros

#### b) Secuencia de señales:

La secuencia seria la siguente:

en force\_input en 1, escritura w de R1 en 1, force\_input en 1, un clk (franco ascendente)

#### c) Secuencia de señales:

en\_out R0 en 1, w de R2 en 1, clk(franco ascendente), desactivo w de R1 y desactivo en\_out R0, ---- en\_out de R2 en 1, w de R0 en 1, clk(franco ascendente), desactivo w de R0, desactivo en\_out de R2--- activo w de R2, activo en\_out de R1, clk(franco ascendente).

## 3. Máquina de 4 registros con suma y resta.

a) Detallar entradas y salidas:

OP: señal de control de operaciones de la ALU clk : señal de control para guardar en los registros

**Entradas Control:** 

De Reg0\_Write ...Reg3\_Write : señal de control que habiilita la escritura

De Reg0\_EnableOut...Reg3\_EnableOut: señal de control que habilita la salida de los registros 00 a 03 DE REGU\_ENABIEUUT...REGIS\_ENABIEUUT. SENAI de CONTROI que nabilita la salida de los registros du a US N : Indica si el valor almacenado es negativo ALU\_A\_Write y ALU\_B\_Write y Senai de control que habilita a la escritura de los registros de la ALU A y B Z : Indica si el valor almacenado es 0

ALU\_EnableOut: señal de control que habilita al calculo almacenado en la ALU\_regs

en\_Force\_input: señal de control que habilita la entrada de un valor abitrario a los registros de 00 a 03

b) Detallar el contenido de cada display:

Force\_input: ingresa un valor arbitrario en los registros 00 al 03

Salidas:

FLAGS de la ALU

V: Indicar si hubo overflow

C: en el caso de la suma indica si hubo carry -out y en el caso de

la resta indica si hubo borrow.

Empezemos por los displays de los registros del 00 al 03 todos reprensentan el valor almacenado en su registro de 4 bits correspondiente, luego los displays conectados a A y B debug represnetan el valor almacenado en los registros A y B de la ALU\_regs, por ultimo el display S\_Debug representa el valor almacenado resultante de la operacion realizada por la ALU\_regs. Como observacion final todos los displays interpretan la infromacion almacenada como sin signo y en base hexadecimal.

#### c) Secuencia de señales:

Activo Reg2\_Write de R2, activo en\_Force\_input, Force\_input ingreso 0100 (4), pongo un clk(franco ascendente), clk (0), ---- Desactivo Reg2\_Write de R2, activo Reg3\_Write R3, Force\_input 1101 (-3),clk (franco ascendente). Los numeros estan interpretados en complemento a 2.

d) Completar la siguiente tabla:

| Valor inicial | Resultado operación 1 |   | Flags           | Resultado operación 2 |    | Flags           |
|---------------|-----------------------|---|-----------------|-----------------------|----|-----------------|
| (4, 0)        | 4                     | 4 | N:0,Z:0,V:0,C:0 | 4                     | 4  | N:0,Z:0,V:0,C:0 |
| (7, -1)       | -8                    | 8 | N:1,Z:0,V:1,C:1 | 7                     | 7  | N:0,Z:0,V:0,C:0 |
| (-8, -2)      | 6                     | 6 | N:0,Z:0,V:1,C:1 | -6                    | 10 | N:1,Z:0,V:1,C:1 |
| (8, -9)       |                       |   |                 |                       |    |                 |

Los resultados interpretados en sin signo y en complemento a 2.

#### e) Explicar

## C orrección

Integrantes:

Nombre y Apellido: LU: Nombre y Apellido: LU:

Para uso de los docentes:

| 1 | 2 | 3 |
|---|---|---|
|   |   |   |
|   |   |   |